1、抑止電磁干擾的方法
很好地解決信號完整性問題將改善PCB板的電磁兼容性(EMC)。其中非常重要的是保證PCB
設計板有很好的接地。對復雜的
設計采用一個信號層配一個地線層是十分有效的方法。此外,使
電路板的外層信號的密度小也是減少電磁輻射的好方法,這種方法可采用"表面積層"技術"Build-up"
設計制做PCB來實現。表面積層通過在普通工藝 PCB 上增加薄絕緣層和用于貫穿這些層的微孔的組合來實現,電阻和電容可埋在表層下,單位面積上的走線密度會增加近一倍,因而可降低 PCB的體積。PCB 面積的縮小對走線的拓撲結構有巨大的影響,這意味著縮小的電流回路,縮小的分支走線長度,而電磁輻射近似正比于電流回路的面積;同時小體積特征意味著高密度引腳封裝器件可以被使用,這又使得連線長度下降,從而電流回路減小,提高電磁兼容特性。
2、嚴格控制關鍵網線的走線長度昆山pcb
如果
設計中有高速跳變的邊沿,就必須考慮到在PCB板上存在傳輸線效應的問題。現在普遍使用的很高時鐘頻率的快速集成電路芯片更是存在這樣的問題。解決這個問題有一些基本原則:如果采用CMOS或TTL電路進行
設計,工作頻率小于10MHz,布線長度應不大于7英寸。工作頻率在50MHz布線長度應不大于1.5英寸。如果工作頻率達到或超過75MHz布線長度應在1英寸。對于GaAs芯片大的布線長度應為0.3英寸。如果超過這個標準,就存在傳輸線的問題。
3、合理規劃走線的拓撲結構
解決傳輸線效應的另一個方法是選擇正確的布線路徑和終端拓撲結構。走線的拓撲結構是指一根網線的布線順序及布線結構。當使用高速邏輯器件時,除非走線分支長度保持很短,否則邊沿快速變化的信號將被信號主干走線上的分支走線所扭曲。通常情形下,PCB走線采用兩種基本拓撲結構,即菊花鏈(Daisy Chain)布線和星形(Star)分布。
對于菊花鏈布線,布線從驅動端開始,依次到達各接收端。如果使用串聯電阻來改變信號特性,串聯電阻的位置應該緊靠驅動端。在控制走線的高次諧波干擾方面,菊花鏈走線效果好。但這種走線方式布通率低,不容易100%布通。實際
設計中,我們是使菊花鏈布線中分支長度盡可能短,安全的長度值應該是:Stub Delay <= Trt *0.1.
例如,高速TTL電路中的分支端長度應小于1.5英寸。這種拓撲結構占用的布線空間較小并可用單一電阻匹配終結。但是這種走線結構使得在不同的信號接收端信號的接收是不同步的。
星形拓撲結構可以有效的避免時鐘信號的不同步問題,但在密度很高的PCB板上手工完成布線十分困難。采用自動布線器是完成星型布線的好的方法。每條分支上都需要終端電阻。終端電阻的阻值應和連線的特征阻抗相匹配。這可通過手工計算,也可通過CAD工具計算出特征阻抗值和終端匹配電阻值。
在上面的兩個例子中使用了簡單的終端電阻,實際中可選擇使用更復雜的匹配終端。一種選擇是RC匹配終端。RC匹配終端可以減少功率消耗,但只能使用于信號工作比較穩定的情況。這種方式適合于對時鐘線信號進行匹配處理。其缺點是RC匹配終端中的電容可能影響信號的形狀和傳播速度。
串聯電阻匹配終端不會產生額外的功率消耗,但會減慢信號的傳輸。這種方式用于時間延遲影響不大的總線驅動電路。 串聯電阻匹配終端的優勢還在于可以減少板上器件的使用數量和連線密度。
后一種方式為分離匹配終端,這種方式匹配元件需要放置在接收端附近。其優點是不會拉低信號,并且可以很好的避免噪聲。典型的用于TTL輸入信號(ACT, HCT, FAST)。
此外,對于終端匹配電阻的封裝型式和安裝型式也必須考慮。通常SMD表面貼裝電阻比通孔元件具有較低的電感,所以SMD封裝元件成為首選。如果選擇普通直插電阻也有兩種安裝方式可選:垂直方式和水平方式。
垂直安裝方式中電阻的一條安裝管腳很短,可以減少電阻和
電路板間的熱阻,使電阻的熱量更加容易散發到空氣中。但較長的垂直安裝會增加電阻的電感。水平安裝方式因安裝較低有更低的電感。但過熱的電阻會出現漂移,在壞的情況下電阻成為開路,造成PCB走線終結匹配失效,成為潛在的失敗因素。
4、其它可采用技術
為減小集成電路芯片電源上的電壓瞬時過沖,應該為集成電路芯片添加去耦電容。這可以有效去除電源上的毛刺的影響并減少在印制板上的電源環路的輻射。
當去耦電容直接連接在集成電路的電源管腿上而不是連接在電源層上時,其平滑毛刺的效果好。這就是為什么有一些器件插座上帶有去耦電容,而有的器件要求去耦電容距器件的距離要足夠的小。
任何高速和高功耗的器件應盡量放置在一起以減少電源電壓瞬時過沖。
如果沒有電源層,那么長的電源連線會在信號和回路間形成環路,成為輻射源和易感應電路。
走線構成一個不穿過同一網線或其它走線的環路的情況稱為開環。如果環路穿過同一網線其它走線則構成閉環。兩種情況都會形成天線效應(線天線和環形天線)。
來源:
如何避免高速PCB設計中傳輸線效應?